ABEL-HDL

王朝百科·作者佚名  2010-08-09
窄屏简体版  字體: |||超大  

名词解释A BEL-HDL是一种支持各种不同输入方式的HDL,其输入方式即电路系统设计的表达方式,包括布尔方程、高级语言方程、状态图和真值表。

作用ABEL-HDL被广泛用于各种可编程逻辑器件的逻辑功能设计,由于其语言描述的独立性,以及上至系统、下至门级的宽口径描述功能,因而适用于各种不同规模的可编程器的设计。如DOS版的ABEL3.0软件可对GAL器件做全方位的逻辑描述和设计,而在诸如Lattice的ISP EXPERT、Data I/O的Synario、Vantis的Design-Direct、Xilinx的Foundation和Web-pack等EDA软件中,ABEL-HDL同样可用于更大规模的FPGA/CPLD器件功能设计。

ABEL-HDL还能对所设计的逻辑系统进行功能仿真而无需估计实际芯片的结构。

ABEL-HDL的设计也能通过标准格式设计转换文件转换成其他设计环境,如VHDL、Verilog-HDL等。与VHDL、Verilog-HDL等硬件描述语言相比,ABEL-HDL具有适用面宽(DOS、Windows版及大、中小规模PLD设计)、使用灵活、格式简洁、编译要求宽松等优点,是一种适合于速成的硬件描述语言,比较适合初学者学习。

虽然有不少EDA软件支持ABEL-HDL,但提供ABEL-HDL综合器的EDA公司仅Data I/O一家。

[1]

 
 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
 
 
© 2005- 王朝網路 版權所有 導航