存储总线

王朝百科·作者佚名  2012-04-23
窄屏简体版  字體: |||超大  

存储总线是指令和数据向CPU传递时的通道。

中央处理器CPU通过存储总线和主存储器和高速显卡传输数据。

存储总线由许多条并行排列的传输数据的线路组成,细分为三组:数据总线(用于传递数据);地址总线(用于传递主存储器的地址);控制总线(用于各种内部控制指令的传递)。

CPU和主存储器之间的信息交换是通过数据总线和地址总线进行的。当CPU需要信息时,它需要给出地址信息。让主存储器读取信息先要把地址送入地址总线,并通过控制总线发出一个“读”信号。这些信号转送到主存储器,将制定地址连续的几个存储单元读出,送到数据总线。然后,CPU就可以由数据总线得到数据了。写入动作也类似。由读写操作过程可以看出,当CPU把地址送出后,经过若干时间后才能够从数据总线得到读出的数据,这是由主存储器的工作速度和数据总线的工作速度决定的。

总线传递都采用并行传递方式。数据总线宽度一半是由CPU芯片的数据宽度决定的。目前CPU一般采用32位或64位的数据总线。数据总线的[1]宽度决定了通过它一次传递数据量的大小。

 
 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
 
 
© 2005- 王朝網路 版權所有 導航