日本立体大规模集成电路有望突破电路集成极限

王朝科普·作者佚名  2007-03-23
窄屏简体版  字體: |||超大  

日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录,专家认为该技术有望使大规模集成电路突破电路集成的极限。

以往的大规模集成电路(LSI)都是在一个芯片平面上布置电路,随着集成度不断提高,芯片耗电量升高,发热问题也逐渐显现,电路集成已接近极限。近年来,世界各国都致力于开发立体LSI。

据28日的《朝日新闻》报道,日本东北大学教授小柳光正的研究小组改进了半导体芯片层叠的各项技术,包括在芯片上布线的技术、如何调整位置使多个芯片能正确叠加的技术、芯片黏合剂注入法等,最终试制成了10层构造、厚约0.3毫米的立体LSI,并证实它能发挥存储器的作用。

立体LSI具有不少优点,它上面的线路比平面LSI短,能降低电耗,同时它能使尺寸和功能不同的芯片实现一体化。

(新华网)

 
 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
 
 
© 2005- 王朝網路 版權所有 導航