Linux PowerPC详解:核心篇
分類: 图书,计算机与互联网,操作系统,Linux,综合,
品牌: 王齐
基本信息·出版社:机械工业出版社
·页码:416 页
·出版日期:2008年
·ISBN:9787111224259
·条形码:9787111224259
·包装版本:第1版
·装帧:平装
·开本:16开
产品信息有问题吗?请帮我们更新产品信息。
内容简介《Linux PowerPC详解:核心篇》分8章,第1章讲述Linux PowerPC的组成;第2~4章讲述了有关PowerPC处理器的基础知识,包括指令集、寄存器、内存体系结构等;第5~8章讲述Linux系统在PowerPC处理器中的运行,包括进程调度、中断处理、内存管理和初始化。
编辑推荐《Linux PowerPC详解:核心篇》奉献给所有热爱Linux及PowerPC处理器的读者。
目录
前言
第1章什么是嵌入式tinux
1.1嵌入式Linux概述
1.2什么是Linux BSP
1.3Linux系统的相关标准
1.3.1GPL与LGPL
1.3.2有关Linux系统的规范
1.4Linux系统的主要发布版本
1.5Linux系统的组成
1.6什么是Linux PowerPC
第2章PowerPC处理器的指令集与寄存器
2.1PowerPC处理器概述
2.2E500内核的寄存器
2.2.1 URL寄存器组
2.2.2 SLR寄存器组
2.3 E500内核的常用指令集
2.3.1 I-Form类指令
2.3.2 B-Form类指令
2.3.3 SC-Form,D-Form与DS-Forrn类指令
2.3.4 X-FOrrn类指令
2.3.5 XL-Form类指令
2.3.6 XFX-Form,XFL-Form,XSForm, XO-Form与A-Form类指令
2.3.7 M-Form类指令
2.4 E500内核的ABI
2.4.1 E500内核使用的数据类型
2.4.2 E500内核寄存器的使用
2.4.3 E500内核的栈帧结构
2.5 PowerPC处理器的指令执行
2.5.1指令预取
2.5.2指令译码与发射单元
2.5.3指令执行单元
2.6E500内核的乱序执行
2.6.1指令乱序执行的例子
2.6.2指令的相关性
2.6.3寄存器重命名机制
第3章PowerPC处理器的内存体系结构
3.1PowerPC处理器的MMU
3.1.1E500 V1内核的虚实地址转换
3.1.2L1 MMU和L2 MMU中的Entry
3.1.3与MMU管理相关的寄存器
3.1.4与MMU管理相关的指令
3.1.5E500内核的TLBl
3.1.6E500内核的TLB0
3.2 E500内核的Cache的组成
3.2.1 L1 Cache的结构
3.2.2 L1 Cache的替换算法
3.2.3 L1 Cache的状态位与L1 Cache的一致性
3.2.4 与L1 Cache管理有关的寄存器
3.2.5 与LI Cache管理有关的指令
3.3 E500内核的存储器一致与同步
3.3.1 弱序存储结构的存储器分类
3.3.2 弱序存储器访问机制
3.3.3 PowerPC处理器的存储器访问一致性
3.4 CCB总线的设计
3.4.1 CCB总线访问周期
3.4.2 CCB总线的主要数据信号线
3.4.3 CCB总线操作
第4章 基于ES00内核的PowerPC处理器
4.1 基于E500内核的处理器
4.1.1 PowerQUICC Ⅲ处理器的CPM
4.1.2 PowerQUICC Ⅲ处理器中存储器映射的寄存器
4.1.3 L2 Cache
4.2 基于E500内核的多处理器
4.2.1 SMP的同步机制
……
第5章Linux PowerPC的进程管理与调度
第6章Linux PowerPC的外部中断处理系统
第7章Linux PowerPC的内存管理
第8章Linux PowerPC的初始化
参考文献
……[看更多目录]