图书信息
书 名: 片上系统设计思想与源代码分析
作者:陈曦
出版社:电子工业出版社
出版时间: 2008年10月
ISBN: 9787121069512
开本: 16开
定价: 69.00 元
内容简介片上系统是一个完整的系统 包括多个子模块,许多子模块是SoC必备模块。整个SoC的设计和这些子模块的设计已经逐渐形成了明确的设计思想和方法。《片上系统设计思想与源代码分析》将片上系统最常见的模块组织起来构成完整的SoC(DemoSoC),并以DemoSoC为例,讲述片上系统的设计思想和最新的设计方法学。在最后几章,对DemoSoC进行了完善的FPGA验证。
图书目录第1章 片上系统概述
1.1 片上系统的基础知识
1.1.1 集成电路技术的发展
1.1.2 片上系统基本概念
1.1.3 集成电路设计方法的发展与进步
1.1.4 片上系统设计中的基本问题
1.2 片上系统DemoSoC
1.2.1 嵌入式控制器简介
1.2.2 片上系统DemoSoC的架构
1.2.3 片上系统DemoSoC的存储器映射
1.2.4 总线优先级
1.2.5 片上系统的代码更新与调试
1.3 本章小结
第2章 开源嵌入式处理器
2.1 开源嵌入式处理器介绍
2.1.1 OpenRISC 1000构架的主要特点
2.1.2 寻址模式
2.1.3 bit位和byte字节次序
2.1.4 寄存器集
2.1.5 指令集及指令格式
2.1.6 例外模型
2.1.7 内存管理
2.1.8 高速缓存模型和高速缓存一致性
2.1.9 调试单元
2.1.10 执行计数单元
2.1.11 电源管理
2.1.12 可编程中断控制器
2.1.13 Tick定时器
2.2 0R1200
2.2.1 0RI200的基本特点
2.2.2 CPU/DSP核心
2.2.3 数据和指令高速缓存
2.2.4 数据与指令MMU
2.2.5 可编程的中断控制器
2.2.6 Tick定时器
2.2.7 电源管理支持
2.2.8 调试单元
2.2.9 时钟与复位
2.2.10 WISHBONE接口
2.3 OR1200核心寄存器
2.4 OR1200的端口
2.5 ORI200核心硬件配置
2.6 本章小结
第3章 片上总线
3.1 片上总线技术综述
3.2 WISHBONE片上总线的基本特点
3.3 接口信号定义
3.4 WISHBONE支持的互联类型
3.5 WISHBONE总线周期
3.5.1 通用操作
3.5.2 单次读,写周期
3.5.3 块读周期
3.5.4 块写周期
3.5.5 RMW操作
3.5.6 数据组织
3.6 WISHBONE寄存反馈总线周期
3.6.1 周期的同步与异步结束方式比较
3.6.2 WISHBONE寄存反馈周期结束方式
3.6.3 突发结束
3.6.4 地址不变突发
3.6.5 地址增加突发
3.7 WISHBONE规范对IP文档的要求
3.8 WISHBONE从设备接口示例
3.8.1 一个8比特从设备
3.8.2 一个32比特RTL级随机数生成器从设备
3.9 WISHBONE对RAM/ROM的支持
3.9.1 WISHBONE与RAM和ROM的互联
3.9.2 WISHBONE兼容的RAM和Flash仿真模型
3.10 WISHBONE点到点连接示例
3.11 WISHBONE共享总线连接示例
3.12 地址译码
3.13 仲裁器的设计
3.14 本章小结
第4章 NandFlash控制器
4.1 闪存技术概述
4.2 NandFlash器件原理
4.2.1 NandFlash存储单元组织
4.2.2 NandFlash坏块与坏块管理
4.3 NandFlash器件的操作
4.3.1 页读操作
4.3.2 读ID操作
4.3.3 页写操作
4.3.4 块擦除操作
4.4 NandFlash控制器的设计
4.4.1 NandFlash控制器的方框图
4.4.2 NandFlash控制器的前向纠错原理
4.5 NandFlash控制器源代码分析
4.5.1 输入输出信号
4.5.2 寄存器定义
4.5.3 源代码分析
4.6 NandFlash控制器的验证
4.6.1 读ID
4.6.2 块擦除
4.6.3 写操作
4.6.4 读操作
4.7 本章小结
第5章 SDRAM控制器
5.1 SDRAM器件介绍
5.1.1 SDRAM存储单元的工作原理
5.1.2 SDRAM的结构
5.1.3 内存条
5.1.4 SDRAM的预充电
5.1.5 SDRAM的刷新
5.1.6 SDRAM的模式设置寄存器
5.1.7 SDRAM的输入输出信号
5.1.8 SDRAM的基本读写操作
5.1.9 SDRAM的初始化
5.2 SDRAM控制器功能描述
5.3 SDRAM控制器源代码分析
5.3.1 SDRAM控制器源代码列表
5.3.2 SDRAM初始化和WISHBONE从设备接口
5.3.3 SDRAM操作主状态机
5.3.4 SDRAM控制器顶层模块
5.4 SDRAM控制器的验证
5.5 SDRAM控制器未来改进
5.6 本章小结
第6章 IIS音频控制器
第7章 LCD控制器
第8章 DMA控制器与总线桥
第9章 USB控制器
第10章 PCI主设备桥
第11章 PS/2接口
第12章 SPI接口
第13章 UART控制器
第14章 IIC接口
第15章 定时器、看门狗和PWM
第16章 GPIO接口
第17章 JTAG调试接口
第18章 键盘扫描与键盘控制器
第19章 处理器集成与TLM验证
第20章 片上系统的FPGA验证
第21章 片上系统技术发展展望
附录A SystemC基本语法(一)
附录B SystemC基本语法(二)
附录C ModelSim下仿真Verilog/SystemVerilog和SystemC设计
附录D NandFlash控制器的验证
……