分享
 
 
 

Verilog HDL与数字ASIC设计基础(罗杰)

Verilog HDL与数字ASIC设计基础(罗杰)  点此进入淘宝搜索页搜索
  特别声明:本站仅为商品信息简介,并不出售商品,您可点击文中链接进入淘宝网搜索页搜索该商品,有任何问题请与具体淘宝商家联系。
  參考價格: 点此进入淘宝搜索页搜索
  分類: 图书,计算机/网络,行业软件及应用,

作者: 罗杰 主编

出 版 社: 华中科技大学出版社

出版时间: 2008-3-1字数:版次: 1页数: 285印刷时间:开本: 16开印次:纸张:I S B N : 9787560944043包装: 平装内容简介

本书从实用的角度介绍了硬件描述语言Verilog HDL基础知识,并重点介绍了可以综合成为硬件电路的语法结构、语句与建模方法。以Altera公司的产品为例,介绍了CPLD/FPGA器件的结构、配置方法、下载电路和Quartus Ⅱ等EDA软件的使用方法。

本书的特点是内容先进、方法实用、易读易懂、实践性强,能够使读者快速入门,逐步掌握Verilog HDL和CPLD/FPGA的基础知识、设计流程和建模方法,熟悉用EDA方法设计数字系统的技巧。本书不仅注重基础知识的介绍,而且力求向读者系统地讲解Vetilog HDL在数字系统设计方面的实际应用。

本书可用作高等学校电气信息类等专业高年级本、专科生的教材或教学参考书,也可以作为电子线路课程设计、电子设计大赛、电子系统设计工程技术人员学习EDA技术的参考书。

目录

第1章 概述

1.1 EDA技术的发展

1.2 硬件描述语言

1.2.1 HDL的发展

1.2.2 HDL的内容与特点

1.3 可编程逻辑器件与专用集成电路

1.3.1 可编程逻辑器件

1.3.2 专用集成电路

1.3.3 基于IP核复用技术的SOC芯片

1.3.4 FPGA/CPLD与ASIC设计流程

1.4 数字系统设计方法

1.4.1 数字系统的组成

1.4.2 自下而上的设计方法

1.4.3 自上而下的设计方法

1.5 EDA设计工具的选择

思考题和习题一

第2章 Verilog HDL基础

2.1 Verilog HDL的基本语法规则

2.1.1词法规定

2.1.2逻辑值集合

2.1.3常量及其表示

2.1.4变量的数据类型

2.2 Verilog HDL运算符

2.2.1算术运算符

2.2.2相等与全等运算符

2.2.3逻辑运算符

2.2.4位运算符

2.2.5缩位运算符

2.2.6位拼接运算符

2.2.7运算符的优先级别

2.3 Verilog HDL程序的基本结构

2.3.1 Verilog HDL程序的基本结构

2.3.2 简单Verilog HDL程序实例

2.4 逻辑功能的仿真与测试

2.4.1使用QuartusⅡ软件进行仿真

2.4.2使用ModelSim软件进行仿真

思考题和习题二

第3章 Verilog HDL常甩建模方式

3.1 Verilog HDL结构级建模

3.1.1 多输人门

3.1.2 多输出门

3.1.3 三态门

3.1.4 门级建模设计举例

3.1.5 分层次的电路设计方法简介

3.2 Verilog HDL数据流建模

3.2.1数据流建模的基本语句

3.2.2数据流建模举例

3.3 Verilog HDL行为级建模

3.3.1 行为级建模的基本语句

3.3.2 触发器和移位寄存器的建模

3.3.3 计数器的建模

3.3.4 FIFP的建模

3.4 Verilog HDL函数与任务的使用

3.4.1 函数(function)说明语句

3.4.2 任务(task)说明语句

思考题和习题三

第4章有限状态机设计

4.1状态机的基本概念

4.1.1状态机的基本结构及类型

4.1.2状态机的状态图表示法

4.1.3状态机的设计步骤

4.2 基于Verilog HDL的状态机描述方法

4.2.1状态图的建立过程

4.2.2推荐的状态图描述方法

4.3状态机设计中的关键技术

4.3.1状态编码

4.3.2消除输出端产生的毛刺

4.3.3使用One-hot编码方案设计状态机

4.4状态机设计举例

4.4.1汽车尾灯控制电路设计

4.4.2十字路口交通灯控制电路设计

4.4.3串行D/A转换器逻辑控制电路设计

思考题和习题四

第5章 Altera公司的CPLD/FPGA

5.1 可编程逻辑器件综述

5.1.1 PLD发展简史

5.1.2 PLD的表示方法

5.1.3 PLD的与一或阵列结构

5.1.4 与一或阵列实现组合逻辑函数的原理

5.1.5 PLD器件实现时序逻辑电路的基本原理

5.1.6 通用型GAL器件的基本结构

5.2 MAX7000S系列器件结构

5.2.1 Altera公司的产品简介

5.2.2 MAX7000S系列器件结构

5.3 MAX3000A系列器件结构

5.3.1 器件概述

5.3.2 MAX3000A系列器件的结构特点

5.4 FLEX10K系列器件结构

5.4.1 FPGA实现逻辑函数的基本原理

5.4.2 FLEX10K系列器件结构

5.5 Cyclone系列器件结构

5.5.1 功能描述

5.5.2 Cyclone系列器件结构

5.6 MAX Ⅱ系列器件

5.6.1 功能描述

5.6.2 MAX Ⅱ系列器件结构

5.7 FPGA最小系统电路设计

5.7.1 电源电路和LED指示灯电路

5.7.2 复位电路

5.7.3 外部时钟振荡电路

5.7.4 FPGA的下载配置电路

5.7.5 用户扩展接口

5.7.6 FPGA芯片与各模块的接口电路

思考题和习题五

第6章 Altera FPGA器件的配置

6.1 配置方式与配置过程

6.1.1配置方式

6.1.2配置过程

6.2 配置接口电路

6.2.1 主动串行(AS)配置

6.2.2 被动串行(PS)配置

6.2.3 快速被动并行(FPP)配置

6.2.4 被动并行异步(PPA)配置

6.2.5 JTAG配置

6.2.6 配置电路设计注意事项

6.3 FPGA的配置存储器与ByteBlaster Ⅱ下载电缆

6.3.1 FPGA的配置存储器

6.3.2 ByteBlaster Ⅱ下载电缆的使用

6.3.3 ByteBlaster Ⅱ下载电缆的电路原理图

6.4 配置软件的设置与配置文件

6.4.1 配置模式与配置存储器的选择

6.4.2 复用配置引脚的处理

6.4.3 通用配置选项

6.4.4 配置文件

思考题和习题六

第7章 Quartus Ⅱ6.0软件的使用

7.1 设计流程概述

7.2 设计与仿真的过程

7.2.1使用向导建立新工程

7.2.2输入设计文件

7.2.3编译前的设置

7.2.4编译设计文件

7.2.5设计项目的仿真验证

7.2.6应用RTL观察器查看电路图

7.3引脚分配与器件编程

7.3.1引脚分配

7.3.2器件编程

7.4 Altera宏功能模块的使用

7.4.1嵌入式锁相环ALTPLL宏功能模块的调用

7.4.2嵌入式LPM_FIFO宏功能模块的调用

思考题和习题七

第8章 数字电路与系统的设计实例

8.1 篮球竞赛30秒定时器设计与实现

8.1.1 定时器的功能要求

8.1.2 设计分析

8.1.3 逻辑设计

8.1.4 设计实现

8.2 多位LED显示器的动态扫描译码电路设计

8.2.1 功能要求

8.2.2 设计分析

8.2.3 逻辑设计

8.2.4 设计实现

8.3 CPLD与矩阵式键盘接口电路的设计

8.3.1 接口电路的功能要求

8.3.2 接口电路的分析

8.3.3 接口电路的逻辑设计

8.4 多功能数字钟电路的分层次设计

8.4.1 数字钟的功能要求

8.4.2 设计分析

8.4.3 数字钟主体电路逻辑设计

8.4.4 功能扩展电路逻辑设计

8.4.5 多功能数字钟顶层电路设计

8.5 频率计的设计

8.5.1 频率计的功能要求

8.5.2 设计分析

8.5.3 频率计主体电路逻辑设计

8.5.4 频率计顶层电路设计

8.6 DDS函数信号发生器的设计

8.6.1 DDS的功能要求

8.6.2 设计分析

8.6.3 各主要模块的逻辑设计

8.6.4 DDS函数信号发生器顶层设计

第9章 异步串口通信及UART实现

9.1 UART接口实现原理

9.1.1 串行通信的概念

9.1.2 基本的UART通信协议

9.2 UART接口模块的层次化设计

9.2.1 UART接口的功能模块划分

9.2.2 配置文件UART_INC.H

9.2.3 顶层模块的功能描述UART.V

9.2.4 接收模块的功能描述U_REC.V

9.2.5 发送模块的功能描述U_XMIT.V

9.2.6 波特率变换模块的功能描述BAUD.V

9.2.7 微处理器接口模块的功能描述

9.3 对UART接口模块的功能仿真

9.3.1 对接收模块的功能仿真

9.3.2 对发送模块的功能仿真

9.3.3 对波特率变换模块的功能仿真

9.3.4 对微处理器接口模块的功能仿真

9.3.5 对UART接口模块的功能仿真

9.4 逻辑综合与时序仿真

9.5 下载与验证测试

9.5.1 验证系统概述

9.5.2 验证结果

第10章 数字电路与数字系统实验

实验一 基本数字电路设计

实验二 跑马灯电路设计

实验三 有限状态机设计

实验四 多功能数字钟设计

实验五 FPGA与PC串口通信实验

实验六 基于FPGA的DDS信号源设计

实验七 数字频率相位测量仪的设计

附录A Verilog HDL关键字

附录B 常用EDA软件使用指南

B.1 仿真软件ModelSim 6.0的使用

B.1.1 设计与仿真流程

B.1.2 对层次化设计的仿真

B.1.3 布线后的时序仿真

B.2 逻辑综合软件LeonardoSpectrtim的使用

附录C Altera DE2开发板的使用说明

C.1 Altera DE2开发板的结构与测试

C.1.1 DE2开发板的结构

C.1.2 DE2开发板的测试

C.2 DE2开发板上FPGA的引脚与其他资源的连接

C.3 FPGA芯片:EP2C35的配置方法

参考文献

书摘插图

第1章 概述

1.2 硬件描述语言

1.2.2 HDL的内容与特点

硬件描述语言(HDL)是为描述数字系统的行为而且经过优化的一种编程语言。它是硬件电路设计人员与电子设计自动化(EDA)工具之间沟通的桥梁,其主要目的是用来编写设计文件、建立电子系统行为级的仿真模型,对用Verilog HDL或VHDL建模的复杂数字逻辑进行仿真,然后利用逻辑综合工具自动生成符合要求且在电路结构上可以实现的数字逻辑网表(Netlist)。

……

 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
2023年上半年GDP全球前十五强
 百态   2023-10-24
美众议院议长启动对拜登的弹劾调查
 百态   2023-09-13
上海、济南、武汉等多地出现不明坠落物
 探索   2023-09-06
印度或要将国名改为“巴拉特”
 百态   2023-09-06
男子为女友送行,买票不登机被捕
 百态   2023-08-20
手机地震预警功能怎么开?
 干货   2023-08-06
女子4年卖2套房花700多万做美容:不但没变美脸,面部还出现变形
 百态   2023-08-04
住户一楼被水淹 还冲来8头猪
 百态   2023-07-31
女子体内爬出大量瓜子状活虫
 百态   2023-07-25
地球连续35年收到神秘规律性信号,网友:不要回答!
 探索   2023-07-21
全球镓价格本周大涨27%
 探索   2023-07-09
钱都流向了那些不缺钱的人,苦都留给了能吃苦的人
 探索   2023-07-02
倩女手游刀客魅者强控制(强混乱强眩晕强睡眠)和对应控制抗性的关系
 百态   2020-08-20
美国5月9日最新疫情:美国确诊人数突破131万
 百态   2020-05-09
荷兰政府宣布将集体辞职
 干货   2020-04-30
倩女幽魂手游师徒任务情义春秋猜成语答案逍遥观:鹏程万里
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案神机营:射石饮羽
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案昆仑山:拔刀相助
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案天工阁:鬼斧神工
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案丝路古道:单枪匹马
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案镇郊荒野:与虎谋皮
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案镇郊荒野:李代桃僵
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案镇郊荒野:指鹿为马
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案金陵:小鸟依人
 干货   2019-11-12
倩女幽魂手游师徒任务情义春秋猜成语答案金陵:千金买邻
 干货   2019-11-12
 
推荐阅读
 
 
>>返回首頁<<
 
 
靜靜地坐在廢墟上,四周的荒凉一望無際,忽然覺得,淒涼也很美
© 2005- 王朝網路 版權所有